MaterStudiorum.ru - домашняя страничка студента.
Минимум рекламы - максимум информации.


Авиация и космонавтика
Административное право
Арбитражный процесс
Архитектура
Астрология
Астрономия
Банковское дело
Безопасность жизнедеятельности
Биографии
Биология
Биология и химия
Биржевое дело
Ботаника и сельское хоз-во
Бухгалтерский учет и аудит
Валютные отношения
Ветеринария
Военная кафедра
География
Геодезия
Геология
Геополитика
Государство и право
Гражданское право и процесс
Делопроизводство
Деньги и кредит
Естествознание
Журналистика
Зоология
Издательское дело и полиграфия
Инвестиции
Иностранный язык
Информатика
Информатика, программирование
Исторические личности
История
История техники
Кибернетика
Коммуникации и связь
Компьютерные науки
Косметология
Краткое содержание произведений
Криминалистика
Криминология
Криптология
Кулинария
Культура и искусство
Культурология
Литература и русский язык
Литература(зарубежная)
Логика
Логистика
Маркетинг
Математика
Медицина, здоровье
Медицинские науки
Международное публичное право
Международное частное право
Международные отношения
Менеджмент
Металлургия
Москвоведение
Музыка
Муниципальное право
Налоги, налогообложение
Наука и техника
Начертательная геометрия
Новейшая история, политология
Оккультизм и уфология
Остальные рефераты
Педагогика
Полиграфия
Политология
Право
Право, юриспруденция
Предпринимательство
Промышленность, производство
Психология
Психология, педагогика
Радиоэлектроника
Разное
Реклама
Религия и мифология
Риторика
Сексология
Социология
Статистика
Страхование
Строительные науки
Строительство
Схемотехника
Таможенная система
Теория государства и права
Теория организации
Теплотехника
Технология
Товароведение
Транспорт
Трудовое право
Туризм
Уголовное право и процесс
Управление
Управленческие науки
Физика
Физкультура и спорт
Философия
Финансовые науки
Финансы
Фотография
Химия
Хозяйственное право
Цифровые устройства
Экологическое право
Экология
Экономика
Экономико-математическое моделирование
Экономическая география
Экономическая теория
Эргономика
Этика
Юриспруденция
Языковедение
Языкознание, филология
    Начало -> Информатика, программирование -> Обзор архитектуры процессоров Intel

Название:Обзор архитектуры процессоров Intel
Просмотров:73
Раздел:Информатика, программирование
Ссылка:Скачать(11 KB)
Описание:Обзор архитектуры процессоров Pentium, Pentium PRO, Pentium II фирмы Intel.
Процессор Pentium – P54.
Выпущен в 1993 г.

Часть полного текста документа:

Обзор архитектуры процессоров Pentium, Pentium PRO, Pentium II фирмы Intel. Процессор Pentium - P54. Выпущен в 1993 г. Разрядность шины адреса - 32 бита, таким образом, максимальный размер адресуемой памяти равен 4 Гб. Разрядность шины данных - 64 бита. Процессоры P54 включают в себя: Суперскалярная архитектура - два параллельно работающих конвейера обработки позволяют одновременно обрабатывать до двух инструкций за такт. Конвейеры носят названия U и V. U-конвейер (U-pipeline) - это АЛУ с полным набором инструкций, он может исполнять все целочисленные инструкции и инструкции с плавающей точкой. V-конвейер (V-pipeline) - АЛУ с ограниченным набором инструкций, может исполнять только простые (выполняемые за один такт - MOV, INC, DEC и т.п.) инструкции - черты RISC-архитектуры. На кристалле интегрирован ассоциативный кэш первого уровня - L1 размером 16К, который включает в себя раздельные кэши команд и данных (по 8К для команд и для данных). Кэш может быть сконфигурирован как WT (write-trough) - со сквозной записью либо с обратной записью -WB (write-back). Вкратце алгоритм работы WT и WB выглядят так: при сквозной записи (write-through) каждая операция записи одновременно выполняется и в строку кэша, и в ОЗУ. При этом, ЦП при каждой операции записи вынужден ждать окончания относительно долгой записи в ОЗУ. Алгоритм WB (обратная запись) позволяет уменьшить количество операций записи на шине основной памяти. Если блок памяти, в который должна производиться запись отображён и в кэше, то физическая запись сначала будет воспроизведена в эту действительную строку кэша, и она будет отмечена как грязная (dirty) или модифицированная, т.е. требующая выгрузки в ОЗУ. Только после этой выгрузки строка станет чистой (clean) и её можно будет использвать для кэширования других блоков без потери целостности данных. В ОЗУ данные переписываются только целой строкой. Каждый из кэшей включает в себя строки длиной 32 байта и содержит буфер TLB - буфер преобразования линейных адресов в физические. Кэш поддерживает протокол MESI, названный по определяемым им состояниям: Modified, Exclusive, Shared и Invalid. M-state - строка присутствует только в одном кэше и она модифицирована. Доступ к этой строке возможен без регенерации внешнего цикла (по отношению к локальной шине). E-state - строка присутствует только в одном кэше, но она не модифицирована. Доступ к этой строке возможен без регенерации внешнего цикла. При записи в неё она перейдёт в состояние "M". S-state - строка может присутствовать в нескольких кэшах. Её чтение возможно без регенерации внешнего цикла, а запись в неё должна сопровождаться сквозной записью в ОЗУ, что повлечёт за собой аннулирование соответствующих строк в других кэшах. I-state - строка отсутствуует в кэше, её чтение может привести к генерации цикла заполнения строки. Запись в неё будет сквозной и выйдет на внешнюю шину. Процессор имеет встроенный усовершенствованный блок вычисления с плавающей точкой. Быстрые алгоритмы полностью переработанного со времён 487-сопроцессоров FPU обеспечивают более чем десятикратное увеличение скорости при работе с основными операциями, включающими ADD, MUL, LOAD и т.п. по сравнению с 487. Конвейерная организация позволяет обрабатывать две целочисленные операции и одну (а при определённых условиях и две) операцию с плавающей точкой за такт. Применена технология динамического предсказания ветвлений, для этого введены два буфера предвыборки. Введена возможность оперирования страницами размером 4 Мб в режиме страничной переадресации. Введено расширение архитектуры (относительно базовой архитектуры 32-х разрядных МП) - добавлены новые регистры и команды. ............




Нет комментариев.



Оставить комментарий:

Ваше Имя:
Email:
Антибот:  
Ваш комментарий:  



Похожие работы:

Название:Микропроцессорные системы управления АМТС
Просмотров:141
Описание: Содержание Введение Микропроцессорные системы управления АМТС Заключение Список используемой литературы     Введение К числу важнейших факторов, определяющих технический уровень совр

Название:Работа с табличным процессором Microsoft Excel, создание базы данных в Microsoft Access, презентаций в Microsoft Power Point
Просмотров:74
Описание: Федеральное агентство по образованию Филиал Государственного образовательного учреждения Высшего профессионального образования - Всероссийского заочного финансово-экономического института в г.Туле

Название:Разработка адаптера для оцифровки аналогового сигнала для микропроцессорной секции
Просмотров:250
Описание: Содержание Введение 1. Разработка адаптера аналого-цифрового преобразователя 2. Разработка активного фильтра НЧ 3. Разработка блока АЦП в составе микропроцессорной системы 4. Разработка селектора адрес

Название:Микропроцессорный контроллер электропривода постоянного тока
Просмотров:130
Описание: Федеральное агентство по образованию Российской Федерации Государственное образовательное учреждение высшего профессионального образования Тульский государственный университет Кафедра «Автоматизир

Название:Цифровые вычислительные устройства и микропроцессоры приборных комплексов
Просмотров:119
Описание: Федеральное агентство по образованию Государственное образовательное учреждение высшего профессионального образования Уфимский государственный авиационный технический университет Кафедра авиацио

 
     

Вечно с вами © MaterStudiorum.ru