Федеральное Агентство образования Российской Федерации Пензенский государственный университет Кафедра "Информационная безопасность систем и технологий"
РЕФЕРАТ
по теме:
"Организация памяти СП. Доступ к памяти. Блоки памяти.
Внешняя память. Кэш-память "
Дисциплина: ЦиМПТ
Группа:
Выполнил:
Руководитель работы:
Пенза 2006
Содержание
Введение
Метод двойного доступа к памяти
Кэш-команды и обращение к данным по шине памяти
Шины памяти и генерация адресов
Обращение к блоку памяти и конфликты
Ограничения при обращении к пространству памяти
Интерфейс внешней памяти
Банки внешней памяти
Небанковая память
Выбор начальной загрузки памяти
Синхронизация обращения к внешней памяти
Внешняя память
Шины памяти и генерация адресов
Обмен данными между шинами памяти
Пространство внутренней памяти ADSP-21062
Пространство внутренней памяти ADSP-21061
Пространство памяти многопроцессорной системы
Заключение
Введение
Для хранения программ и данных процессоры ADSP-2106x имеют большой объем двухпортовой памяти, расположенной на кристалле. Память делится на два блока, которые называются блок 0 и блок 1. Объем памяти, доступной в процессорах ADSP-2106x, приведен ниже:
Характеристики SRAM ADSP-21060 ADSP-21062 ADSP-21061 Полный объем 4 Мбит 2 Мбит 1 Мбит Объем блока 2Мбит 1 Мбит 0.5 Мбит число 48-разрядных слов на блок 40 Кслов 20 Кслов 8 Кслов число 32-разрядных слов на блок 64 Кслова 32 Кслова 16 Кслов число 16-разрядных слов на блок 128 Кслов 64 Кслова 32 Кслова
Через внешний порт процессора ADSP-2106x можно адресовать до 4 гигаслов дополнительной памяти, находящейся вне кристалла.
32-разрядные слова используются для представления данных с плавающей точкой одиночной точности стандарта IEEE.48-разрядные слова содержат команды или 40-разрядные данные с плавающей точкой повышенной точности. Кроме того, для представления целочисленных или дробных данных ADSP-2106х поддерживает формат 16-разрядных коротких слов.
В каждом процессоре ADSP-2106x память соединяется с другими функциональными устройствами через три внутренние шины: шину памяти программы (РМ), шину памяти данных (DM), шину ввода-вывода (I/O). Шина РМ и шина DM совместно используют один порт памяти, а шина I/O - другой. Внутренние шины РМ и DM управляются ядром процессора, шина I/O управляется устройством ввода-вывода (ЮР), расположенным на кристалле ADSP-2106x. Шина I/O позволяет осуществлять параллельную передачу данных между любым блоком памяти и портами связи ADSP-2106x (линк-портами, последовательными портами и внешним портом).
При такой двухпортовой структуре обращения к внутренней памяти ядра процессора и устройства ввода-вывода осуществляются независимо по отношению друг к другу. В одном цикле к каждому блоку памяти могут обращаться и ядро процессора, и устройство ввода-вывода, причем когда ядро процессора и устройство ввода-вывода обращаются к одному и тому же блоку, то дополнительных циклов не требуется.
Ядро процессора и устройство ввода-вывода имеют доступ к внешним шинам (DATA47 0, ADDR310) через внешний порт ADSP-2106x. Внешний порт обеспечивает доступ к памяти, размещенной вне кристалла, и к периферийным устройствам. ............