Часть полного текста документа:Министерство образования Украины Харьковский государственный технический университет радиоэлектроники КУРСОВОЙ ПРОЕКТ По курсу: "Аналоговая и цифровая электроника" На тему: "Расчёт элемента эмиттерно-связанной логики" Выполнил: Руководитель проекта: ст. гр. БТМАС 97-1 Борзенков Б.И. Нагайченко М.В. Харьков 1999 РЕФЕРАТ Курсовой проект о расчёте ЭСЛ: 18 с., 5 рис., 1 приложение, 4 источника. Объект разработки - элемент эмиттерно-связанной логики. Цель работы - научиться применять полученные знания на практике. Данный элемент эмиттерно-связанной логики (ЭСЛ) применяется в аппаратуре собранной на интегральных микросхемах, а также во всей области аппаратуры, которая использует для обработки сигналов двоичный код - логический "0" и "1". Данный элемент ЭСЛ потребляет намного меньше энергии, чем аналогичные элементы других типов. Логический элемент ЭСЛ становиться всё более популярней, так как имеет высокую скорость обработки информации. ЭМИТТЕРНО-СВЯЗАННАЯ ЛОГИКА, ИНТЕГРАЛЬНАЯ МИКРОСХЕМА, ЭМИТТЕРНО-ЭМИТТЕРНАЯ -СВЯЗАННАЯ ЛОГИКА,ПОЛУПРОВОДНИКОВАЯ ЦИФРОВАЯ СХЕМА, ЛОГИЧЕСКИЙ ЭЛЕМЕНТ СОДЕРЖАНИЕ Задание на курсовое проектирование 2 Реферат 3 Введение 5 1 Выбор схемы логического элемента ЭСЛ 6 2 Расчетная часть 9 Выводы 16 Список используемых источников 17 Приложение А 18 ВВЕДЕНИЕ Схемы первых интегральных элементов были такие же, как при использовании дискретных компонентов. Однако очень скоро были обнаружены новые возможности интегральной техники, позволяющие создавать схемы с очень выгодными параметрами на совершенно новых принципах. Появились разнообразные ряды интегральных цифровых схем, из которых в настоящее время наиболее распространён ряд ТТЛ (транзисторно-транзисторные логические схемы), а для систем с большим быстродействием наиболее перспективен ряд ЭСЛ (логические схемы с эмиттерной связью). Наиболее интенсивно развивались не только базовые интегральные схемы. Самые распространённые серии ЦИС дополнены в настоящее время различными интегральными субсистемами, например счётчиками, регистрами, дешифраторами, выпускаются интегральные полупроводниковые запоминающие устройства ёмкостью в несколько миллиардов бит и т.д. В схемах ЭСЛ транзисторы работают вне области насыщения, поэтому автоматически исключается задержка, вызванная избыточными зарядами. Основным свойством и достоинством схем ЭСЛ является небольшая задержка, величина которой у самых последних типов составляет около 0.01 нс. Принцип действия схем ЭСЛ - логических схем с эмиттерной связью - заключается в переключении точно определённого тока малыми изменениями управляющего напряжения, порядка десятых вольта. ............ |