Курсовой проект по микросхемотехнике цифровых интегральных схем.
«Суммирующий счетчик»
Вариант 9.
Содержание
1. Техническое задание.
2. Задание на схемотехническую часть работы.
3. Теоретические сведения.
3.1 Триггеры. Общие сведения.
3.2 Тактируемые триггеры.
3.3 Счетные триггеры.
3.4 Счетчики. Общие сведения.
3.5 Счетчики с последовательным переносом.
4. Логическое моделирование.
4.1 Моделирование TV-триггера.
4.2 Моделирование суммирующего счетчика
5. Базисные вентили.
5.1 Предварительный расчет параметров транзисторов.
5.2 Схемотехническое проектирование.
5.3 Топологическое проектирование.
6. TV-триггер.
6.1 Схемотехническое проектирование.
6.2 Топологическое проектирование.
7. Суммирующий счетчик.
7.1 Схемотехническое моделирование счетчика.
7.2 Топологическое проектирование.
7.3 Анализ и корректировки.
8. Расчет межсоединений и паразитных емкостей.
9. Расчет потребляемой мощности.
Выводы
Список использованной литературы
1. Техническое задание. 1) Используя параметры эквивалентного логического элемента, разработанного в предыдущем КП по курсу «Компьютерное моделирование интегральных приборов», спроектировать схему триггера с динамическим управлением (фронтом или срезом синхросигнала) в соответствии с заданным вариантом. Результатом проектирования является схема, выполняющая заданную по варианту логическую функцию для указанной рабочей частоты при минимальной величине нагрузочной емкости.
2) Выбрать по литературным источникам на базе спроектированного триггера, схему устройства, реализующего заданную логическую функцию (регистра, счетчика, делителя частоты и т.д.) с многоразрядными логическими переменными. Число разрядов не менее 8, число транзисторов в устройстве - не менее 100. При необходимости для реализации логической функции возможны трансформации исходного триггера, например:
- преобразование JK-триггера в Т-триггер и т.п.;
- введение дополнительного логического управляющего сигнала сброса информации и выборки (установки);
- осуществление коррекции топологических размеров исходного логического элемента и связанных с этим времен задержки на логических вентилях. При необходимости выполняется перерасчет схемы триггера при помощи программы SPICE;
- разработка топологического эскиза базовой триггерной схемы с применением измененных топологических вариантов библиотечных элементов.
3) Разработать устройство по полузаказному алгоритму проектирования, считая исходный триггер библиотечным элементом матрицы.
4) При помощи программы OrCad нарисовать электрическую схему устройства.
5) Провести логическое моделирование разрабатываемого устройства при помощи, например, программы ASKT. В качестве библиотечного элемента использовать вентили из библиотеки ASKT.
6) Выполнить эскизный чертеж топологии устройства, используя разработанный ранее эскиз топологии триггера в виде прямоугольника, подсоединенного к шинам питания, с размерами, координатами входов и выходов в заданном масштабе λ-проектирования. C помощью программы PULT или другого алгоритма.
7) Рассчитать паразитные сопротивления и емкости шин межсоединений (разрешено 2 уровня Al-металлизации) по разработанному топологическому варианту.
· Рассчитать величины паразитных емкостей (Спаp) и сопротивлений (Rnap) шин межсоединений для полученного топологического эскиза схемы. ............